當前位置:品味風>星秀>

王伶俐個人資料簡介 人物簡介 工作背景 研究領域

星秀 閱讀(2.31W)

王伶俐簡介

王伶俐,英國愛丁堡Napier大學博士,教授,博士生導師,IEEE會員,上海市浦江人才,IEEE Council on Electronic Design Automation (CEDA) Shanghai Chapter主席,復旦大學微電....

王伶俐個人資料

王伶俐,英國愛丁堡Napier大學博士,教授,博士生導師,IEEE會員,上海市浦江人才,IEEE Council on Electronic Design Automation (CEDA) Shanghai Chapter主席,復旦大學微電子學院EDA研究所副所長。

王伶俐個人資料簡介 人物簡介 工作背景 研究領域

王伶俐照片

王伶俐人物簡介

1990年畢業於浙江大學西溪校區物理系,後留校工作。1997年畢業於浙江大學電子工程系電路與系統專業,獲工學碩士學位。2000年底在英國愛丁堡 Napier大學工程學院獲博士學位。出國前曾講授浙江大學電子工程系研究生課程。

博士畢業後在可編程芯片(FPGA)供應商Altera公司歐洲技術中心研發部工作4年多。2005年4月人才引進到復旦大學專用集成電路與系統國家重點實驗室工作。共發表學術論文100餘篇,其中被SCI/EI檢索80餘篇。擁有美國授權專利一項,中國發明專利授權六項、實用新型授權專利一項、計算機軟件著作權一項。2010年至2013年擔任"新型計算結構與產業技術創新戰略聯盟"首屆專家委員會成員和863重點項目"新概念高性能計算機體系結構及系統研究開發"總體組專家。2014年至今擔任International Conference on Field Programmable Technology國際會議指導委員會成員(steering committee member)。

王伶俐工作背景

在可編程芯片供應商Altera公司歐洲技術中心研發部工作4年多, 從事於Quartus軟件, Excalibur系列產品 (內嵌ARM微處理器和存儲器的系統級可編程芯片), Nios通用嵌入式 RISC微處理器, 和HardCopy(從FPGA到 ASIC) Structured ASIC成套工具的研發與調試。熟悉硬件和軟件以及 SoC/SOPC (System-On-a-Programmable-Chip) 系統的開發與應用。

回國後主要從事FPGA軟硬件系統的教學、研究和應用。承擔大二的基礎課程"計算機軟件基礎",開設全英語教學的本科生選修課程"FPGA結構原理和應用" (2016年起獲"復旦大學優秀全英語課程")、碩士研究生學位專業課程"系統級可編程芯片設計"和博士研究生選修課程"可編程邏輯器件原理和CAD"與"數字集成電路設計中的高級綜合技術"。2007-2008年參與了瑞典KTH和復旦大學聯合研究生培養的"嵌入式系統"課程。

在科研方面,主要負責的項目資助來源於美國、加拿大、日本、瑞士公司或大學的國際合作,國家科技重大專項,國家自然科學基金面上項目和重點項目子課題,國家863計劃重點項目子課題,教育部留學回國人員基金,上海市浦江人才計劃,上海市"科技創新行動計劃",上海市科委白玉蘭人才基金和國內通信公司、金融公司、生物公司和研究所的橫向合作等。主要研究領域包括FPGA集成電路設計、EDA算法、可重構系統及其應用加速和量子計算等。在海量圖像識別或者視頻匹配應用方面,經過863高性能計算機評測中心的第三方測試,相對於2012年IBM主流服務器X3650,在不同精度、幀聚合度的要求下達到平均220多倍的性能加速和效能提升,驗證了可重構擬態計算機結構的優越性。所參與開發的世界首臺擬態計算機被列入2013年中國十大科技進展新聞。2008年11月至12月,作爲Visiting Faculty在美國Cadence Research Lab at Berkeley進行基於LUT的工藝映射合作研究工作。2010年7月至8月,在荷蘭TUDelft和瑞士EPFL兩所大學從事新型可編程邏輯結構的國際合作研究。近幾年開展的國際合作交流學者來源於UC Berkeley、UCLA、UCR、多倫多大學、Imperial College和澳大利亞的悉尼大學等。

研究領域

l 大規模數字集成電路面積,功耗,可測試性,和可佈線性(routability)的優化。

l 面向可編程芯片(CPLD & FPGA)的EDA軟件開發與應用。

l 軟/硬件協同設計(SW/HW co-design) 。

l High-Level Synthesis優化算法。

l 嵌入式SoC/SOPC系統的開發與應用,特別是計算複雜,並行性和實時性要求高的應用場合。

l 面向Reconfigurable Computing的可編程芯片結構研究。

l 量子計算的電路設計優化。

主要項目美國Synopsys公司,"FPGA芯片設計和軟件系統",負責FPGA軟件系統的開發,2005.2 – 2007.2智銳電子系統設計(上海)有限公司,"面向可重構計算的FPGA軟件算法開發",負責人,2006.10 – 2007.3國家自然科學基金面上項目,"量子計算電路的設計和綜合", 負責人,2007.1-2009.12教育部留學回國人員科研啓動基金,"量子計算電路的設計和優化", 負責人,2008.3上海市浦江人才項目,"抗輻射FPGA硬件電路與軟件優化算法研究", 負責人,2008.9-2010.9上海市"科技創新行動計劃"集成電路設計專項,"國產自主知識產權FPGA的產業化應用和深入研發", 負責FPGA軟件系統的開發,2008.10-2010.9Sino-Swiss Science and Technology Cooperation 2008-2011(中瑞科技合作計劃),"Programmability Implementation Using Plasmonics Based on the MBQC Framework",2009.8 – 2010.9Canada-China Scientific and Technological Cooperation(中國國際人才交流協會和加拿大科學技術合作中心),Organization of International Workshop on Emerging Circuits and Systems, 2009.8-2011.8"核高基"國家科技重大專項項目,"嵌入式可編程邏輯陣列IP核", 軟件子課題負責人, 2009.1-2011.6國家863計劃重點項目"新概念高效能計算機體系結構及系統研究開發"子課題,"納米尺度SoC精化設計與驗證技術研究",負責人,2009.9 - 2010.5國家863計劃重點項目"新概念高效能計算機體系結構及系統研究開發"子課題,"非馮體系結構研究",負責人,2009.9 - 2010.1上海市科委白玉蘭人才基金,"三維FPGA的熱分析模型研究", 2009.5 – 2010.5國家自然科學基金面上項目,"量子可編程邏輯陣列結構研究"(61171011), 負責人,2012.1-2015.12國家自然科學基金重點項目"基於雙邏輯的低功耗IP核設計基礎理論與關鍵技術"子課題"基於雙邏輯IP核的驗證和測試平臺"(61131001),子課題負責人,2012.1-2016.12國家863計劃重點項目"新概念高效能計算機體系結構及系統研究開發"子課題,"面向圖像識別的HRCA設計與實現",2011.12 - 2013.9國家自然科學基金國際(地區)合作與交流項目,第13屆IEEE現場可編程技術國際會議(FPT2014),2014.9 - 2014.12主要論文